# Architecture matérielle CE312/CE318

#### Module « Systèmes matériels et logiciels »

Crédit: 2

**Vincent Beroulle** 

Bureau: B206

vincent.beroulle@esisar.grenoble-inp.fr





#### Volumes horaires :

- 6 séances de cours (+5 CM/TD soutien Prépa)
- 3 séances de TD (Florian Delclaux Sagem)
- 3 séances de TP (François Achard SAFRAN, Nikos Polychronou CEA Leti) : distance et présentiel

#### Méthode d'évaluation :

- 1 examen écrit de 1h30, 40% de la note, un seul document autorisé « Syntaxe VHDL », sans calculatrice
  - note de 2<sup>ème</sup> session remplace uniquement la note examen de 1<sup>er</sup> session
- Devoir surveillé écrit de 1h pendant le semestre, 20% de la note
- Contrôle Continu, 40% de la note : moyenne des notes comptes rendus de TP, QCM et travaux à la maison

#### Volumes horaires :

- 10 séances de cours/TD au total : 3 CM/TD harmonisation 7 séances de cours/TD
- 3 séances de TP (Afef Kchaou LCIS)

#### Méthode d'évaluation :

- 1 examen écrit de 1h30, 40% de la note, un seul document autorisé « Syntaxe VHDL », sans calculatrice
  - note de 2<sup>ème</sup> session remplace uniquement la note examen de 1<sup>er</sup> session
- Devoir surveillé écrit de 1h pendant le semestre, 20% de la note
- Contrôle Continu, 40% de la note : moyenne des notes comptes rendus de TP, QCM et travaux à la maison

#### Objectif du cours :

Savoir utiliser les outils de synthèses logiques et les composants reconfigurables afin de concevoir des systèmes numériques simples

Pré-requis : conception numérique (logique booléenne, portes logiques, fonctions combinatoires et séquentielles, simplification de fonctions booléenne, machine à états finis...), représentation des nombres en binaire...

#### Chamilo:

- Polycopiés du cours (ce document en pdf)
- Syntaxe VHDL
- Sujets de TD et de TP
- Corrections des examens des années précédents
- QCM

#### Autre :

Chaine Youtube (VHDL): LBEbooks

#### Références

- VHDL, du langage au circuit, du circuit au langage, J. Weber, M. Meaudre, Masson
- Initiation au langage VHDL, Michel Aumiaux, Dunod
- VHDL, Introduction à la synthèse logique, P. Larcher, Eyrolles
- Circuits numériques et synthèse logique, un outil: VHDL, J.Weber, M. Meaudre, Masson
- VHDL, langage, modélisation, synthèse, Airiau, Bergé, Olive, Rouillard, P. P. Romandes

- Version d'évaluation du simulateur (Modelsim) et de l'outil de synthèse VHDL (Vivado WebPACK) disponible
  - sur le site Xilinx :

http://www.xilinx.com/ise/logic\_design\_prod/webpack.htm

Plan global du cours

- I Introduction
  - Pourquoi utiliser les composants reconfigurables?
  - Architecture des FPGA
  - VHDL flot de conception
- II Les bases du VHDL pour la synthèse

Contexte « systèmes embarqués »

- Développement sous de fortes contraintes de miniaturisation, coût, performances temporelles, consommation, etc....
- Réduction du "Time-To-Market« (TTM)
- Adoption de techniques de conception à base de composants reconfigurables :
  - VHDL : « Very high speed integrated circuit
     Hardware Description Language »
  - Simulation et synthèse automatique

Pourquoi utiliser la logique reconfigurable?

- La logique reconfigurable offre plus de performances qu'un processeur
- · Mais moins de flexibilité

Pourquoi utiliser la logique reconfigurable?

# Pourquoi un composant reconfigurable peut-il être plus rapide qu'un processeur?

#### **Processeurs**

Logique reconfigurable

#### Exécution temporelle :

- Séquentiel
- ✓ Flexibilité
- **×** Performance



#### Exécution spatiale:

- Parallélisme
  - ✓ Performance
    - Flexibilité

Pourquoi utiliser la logique reconfigurable?



#CYCLES: 7 #CYCLES: 3

Quand utiliser la logique reconfigurable?

- Choix entre processeur (logique programmée, logiciel) et composant reconfigurable (logique cablée) en fonction de la périodicité des évènements :
  - ps ns : matériel (FPGA)
  - µs : matériel ou logiciel
  - ms : logiciel (par exemple, lecture de la position d'interrupteurs, écriture sur les diodes d'afficheurs 7 segments)

Quand utiliser le VHDL?



15

#### Cibles des outils de synthèse logique

 Le VHDL permet de concevoir des systèmes sur des cibles matérielles différentes

#### Concevoir sur:

- Circuit reconfigurable (CPLD/FPGA) : de l'ordre de 10M à 100M de transistors
- Circuit non reconfigurable (ASIC/SoC : processeurs, multi-cores) : de 100M à 10Md de transistors
- Circuit mixte (SoPC ou eFPGA) mélangeant parties reconfigurables et non reconfigurables (10Md à 50Md de transistors)

Cibles des outils de synthèse logique

#### **Glossaire:**

- CPLD : Complex Programmable Logic Device
- FPGA: Field Programmable Gate Array
- ASIC : Application Specific Integrated Circuit
- SoC : System-on-Chip
- SoPC: System-on-Programmable-Chip
- eFPGA : embedded FPGA

Plan global du cours

- I Introduction
  - Pourquoi utiliser les composants reconfigurables?
  - Architecture des FPGA SRAM
  - VHDL flot de conception
- II Les bases du VHDL pour la synthèse

#### Architecture FPGA SRAM

- «Field Programmable Gate Array »
  - Tableau de blocs logiques programmables interconnectés entre eux (et vers les entrées/sorties) par des canaux de routage



#### Architecture FPGA SRAM



#### Architecture FPGA SRAM



Plan global du cours

#### I Introduction

- Pourquoi utiliser les composants reconfigurables?
- Architecture des FPGA
- VHDL et flot de conception
- II Les bases du VHDL pour la synthèse

# I Introduction VHDL

- Le VHDL permet de ne plus manipuler de schéma :
  - Constructions d'un langage de haut-niveau
  - Librairies (pour la réutilisation de composants/fonctions)
- Le VHDL est compatible avec les outils de synthèse et de simulation
- C'est un standard

#### Environnement de conception VHDL



#### Synthèse

- Synthèse logique : passage du VHDL niveau
   RTL au VHDL niveau porte
  - RTL : Register Transfer Level
  - Description des opérateurs et de l'ordonnancement des opérations dans le temps
  - Niveau porte : schéma de portes logiques

C'est l'étape majeure du flot de conception

#### Défauts de la synthèse

- Perte du contrôle de l'implémentation basniveau à cause du niveau d'abstraction utilisé
  - II faut maîtriser l'outil!
- Qualité des outils de synthèse variable
  - Chaque outil donne des implantations différentes (car ils utilisent des algorithmes spécifiques, ou des contraintes par défaut différentes)

#### Flot de conception

- 1 Décrire les spécifications
- 2 Coder le circuit en VHDL
- 3 Simuler le code source
- 4 Synthétiser, optimiser, placer et router le circuit dans une cible
- 5 Simuler le circuit « après-synthèse »
- 6 Programmer le composant
- 7 Tester le composant

#### 1 Décrire les spécifications

- Les spécifications permettent de fixer :
  - La fonction du circuit
  - Son initialisation
  - La fréquence maximale d'utilisation
  - **—** ...
- VHDL comportemental :
  - Description des relations liant entrées et sorties

#### 2 Coder le circuit en VHDL

- Coder le circuit :
  - Penser votre code en terme de matériel =
     « Se placer à la place du logiciel de synthèse »

#### 2 Coder le circuit en VHDL

```
library IEEE;
use IEEE.std_logic_1164.all;
entity synth is
port( A, B, C, D : in integer;
        sel: in std_logic_vector(1 downto 0);
        Z : out integer);
end entity synth;
architecture behavioral of synth is
begin
with sel select
        Z <= A+B when "00",
                 C+D when "10",
                 0 when others;
end architecture behavioral;
```

- Taille de(s) additionneur(s)?
- Plusieurs additionneurs?
- Quand plusieurs implémentations sont possibles votre code doit guider les choix de l'outil de synthèse

3 Simuler le code source (avant synthèse)

 Simuler son code avant de faire la synthèse permet d'éviter des erreurs de conception



4 Synthétiser, optimiser et ajuster

- Les étapes de la synthèse :
  - « Inférence » d'opérateurs
    - Inférence = reconnaissance de structures connues par l'outil de synthèse (additionneur, mémoire...)
  - Optimisation logique
  - « Placement Routage »

4 Synthétiser, optimiser et ajuster

- De nombreuses éditeurs de logiciel ont créé des outils de synthèse :
  - Synopsys, Cadence, Mentor Graphics, ...

Les fabricants de PLD (*fondeurs*) proposent leurs outils gratuitement

- Xilinx, Cypress, Altera...

5 Simuler le circuit « après-synthèse »

- Vérifier, les fonctionnalités mais aussi les temps de propagation
- Si échecs alors :
  - Modifier son code VHDL
  - Changer les contraintes de l'outil de synthèse
  - Changer de circuits cibles (et donc de fréquence maximale d'horloge)

5 Simuler le circuit « après-synthèse »

- Simulation post-synthèse possible mais dans la majorité des cas :
  - Pas de simulation fonctionnelle après synthèse, car :
  - 1. "il n'y a pas de raison pour que la synthèse soit fausse" ...
  - 2. "les temps de simulations seraient alors trop longs"
  - => analyse directe des rapports de synthèse : Vue RTL, nombre et type des composants utilisés, fréquence maximale...

5 Simuler le circuit « après-synthèse »



#### 6 Programmer le composant

- La synthèse produit un fichier binaire (Bitstream)
- « In-System Programmability (ISP) » : programmation du composant sur la carte
- Un PC permet de programmer le composant reconfigurable



#### Synthèse du flot de conception

